Sfoglia per Autore
Mostrati risultati da 1 a 5 di 5
Efficient deconvolution architecture for heterogeneous systems-on-chip
2020-01-01 Perri, S.; Sestito, C.; Spagnolo, F.; Corsonello, P.
An efficient convolution engine based on the à-trous spatial pyramid pooling
2020-01-01 Sestito, C.; Spagnolo, F.; Corsonello, P.; Perri, S.
Run-time adaptive hardware accelerator for convolutional neural networks
2021-01-01 Sestito, C.; Spagnolo, F.; Corsonello, P.; Perri, S.
Design of Flexible Hardware Accelerators for Image Convolutions and Transposed Convolutions
2021-01-01 Sestito, Cristian; Spagnolo, Fanny; Perri, Stefania
FPGA Design of Transposed Convolutions for Deep Learning Using High-Level Synthesis
2023-01-01 Sestito, C; Perri, S; Stewart, R
Titolo | Data di pubblicazione | Autore(i) | File |
---|---|---|---|
Efficient deconvolution architecture for heterogeneous systems-on-chip | 1-gen-2020 | Perri, S.; Sestito, C.; Spagnolo, F.; Corsonello, P. | |
An efficient convolution engine based on the à-trous spatial pyramid pooling | 1-gen-2020 | Sestito, C.; Spagnolo, F.; Corsonello, P.; Perri, S. | |
Run-time adaptive hardware accelerator for convolutional neural networks | 1-gen-2021 | Sestito, C.; Spagnolo, F.; Corsonello, P.; Perri, S. | |
Design of Flexible Hardware Accelerators for Image Convolutions and Transposed Convolutions | 1-gen-2021 | Sestito, Cristian; Spagnolo, Fanny; Perri, Stefania | |
FPGA Design of Transposed Convolutions for Deep Learning Using High-Level Synthesis | 1-gen-2023 | Sestito, C; Perri, S; Stewart, R |
Mostrati risultati da 1 a 5 di 5
Legenda icone
- file ad accesso aperto
- file disponibili sulla rete interna
- file disponibili agli utenti autorizzati
- file disponibili solo agli amministratori
- file sotto embargo
- nessun file disponibile